您好,欢迎来到好走旅游网。
搜索
您的当前位置:首页基于VerilogHDL的FIR数字滤波器的设计

基于VerilogHDL的FIR数字滤波器的设计

来源:好走旅游网
题目:基于VerilogHDL的FIR数字滤波器的设计(实现)

姓名:温博 班级:自控101 学号:0917014056 【摘要】 【关键字】 英文摘要 0、 引言

随着数字科技的日益发展,数字滤波器较之传统的由R、L、C元件和运算放大器组成的模拟滤波器有着无可比拟的优势。常用的数字滤波器有无限冲击响应数字滤波器(IIR)和有限冲击响应(FIR)数字滤波器两种。由于FIR数字滤波器具有在设计任意幅频特性的同时能够保证严格的线性相位特性、稳定性强、精度高、速度快等特点,因而得到了较为广泛的应用。现场可编程逻辑器件(FPGA)的发展迅猛,现多集成了处理器(CPU)和数字处理器(DSP)等硬核,可以很好的解决并行性问题和提高速度,是现今电子设计的发展趋势之一。 1、 理论设计

2、 数值量化与取值 3、 Verilog实现 4、 实验结果 5、 结束语 【参考文献】

因篇幅问题不能全部显示,请点此查看更多更全内容

Copyright © 2019- haog.cn 版权所有 赣ICP备2024042798号-2

违法及侵权请联系:TEL:199 1889 7713 E-MAIL:2724546146@qq.com

本站由北京市万商天勤律师事务所王兴未律师提供法律服务